Δωρεές 15 Σεπτεμβρίου 2024 – 1 Οκτωβρίου 2024
Σχετικά με συγκέντρωση χρημάτων
αναζήτηση βιβλίων
βιβλία
Δωρεές:
71.6% έχει επιτευχθεί
Σύνδεση
Σύνδεση
Σε εξουσιοδοτημένους χρήστες είναι διαθέσιμα:
προσωπικές συστάσεις
Telegram bot
ιστορία λήψεων
αποστολή στο Email ή Kindle
διαχείριση λιστών βιβλίων
αποθήκευση στα αγαπημένα
Προσωπικά
Αιτήματα βιβλίων
Εξερευνήστε
Z-Recommend
Λίστες βιβλίων
Τα πιο δημοφιλή
Κατηγορίες
Συμμετοχή
Υποστήριξη
Μεταφορτώσεις
Litera Library
Δωρεά χάρτινων βιβλίων
Προσθήκη χάρτινων βιβλίων
Search paper books
Το LITERA Point μου
Αναζήτηση λέξεων κλειδιών
Main
Αναζήτηση λέξεων κλειδιών
search
1
Design of Arithmetic Circuits in Quantum Dot Cellular Automata Nanotechnology
Springer International Publishing
K. Sridharan
,
Vikramkumar Pudi (auth.)
adder
qca
majority
gates
adders
hybrid
gate
log2
quantum
delay
prefix
simulation
input
qcadesigner
cellular
automata
associative
layout
required
shown
clock
ripple
circuits
designs
dht
operations
output
carries
brent
lemma
computation
kogge
multiplier
presented
inputs
crossover
ladner
operation
approach
transform
arithmetic
count
fischer
realization
polarization
total
stages
efficient
inverter
discrete
Έτος:
2015
Γλώσσα:
english
Αρχείο:
PDF, 10.15 MB
Οι ετικέτες (tags) σας:
0
/
0
english, 2015
2
Quantum-Dot Cellular Automata Based Digital Logic Circuits: A Design Perspective
Springer Singapore
Trailokya Nath Sasamal
,
Ashutosh Kumar Singh
,
Anand Mohan
qca
gate
reversible
input
quantum
gates
output
clock
designs
adder
cellular
automata
circuits
majority
circuit
delay
proposed
clocking
coplanar
multilayer
layout
dissipation
simulation
inputs
presented
xor
flip
implementation
outputs
function
technology
qcadesigner
computation
shown
efficient
electron
figure
tunneling
arithmetic
mv3
multiplexer
adders
crossing
feynman
zones
flop
signal
toffoli
computing
divider
Έτος:
2020
Γλώσσα:
english
Αρχείο:
PDF, 12.13 MB
Οι ετικέτες (tags) σας:
0
/
0
english, 2020
3
Design of Semiconductor QCA Systems
Artech House
Weiqiang Liu
,
Earl Swartzlander
,
Maire O'Neill
qca
adder
figure
circuits
delay
clocking
systems
quantum
multiplier
array
layout
automata
cellular
adders
multipliers
systolic
circuit
shown
designs
timing
semiconductor
delays
majority
clock
proposed
cmos
architecture
proceedings
gates
multilayer
technology
retiming
input
coplanar
simulation
divider
conference
matrix
nanotechnology
schematic
gate
transactions
bcd
wires
implementation
method
binary
latency
complexity
crossovers
Έτος:
2013
Γλώσσα:
english
Αρχείο:
PDF, 21.86 MB
Οι ετικέτες (tags) σας:
0
/
4.0
english, 2013
1
Ακολουθήστε
αυτόν τον σύνδεσμο
ή αναζητήστε το bot "@BotFather" στο Telegram
2
Στείλτε την εντολή /newbot
3
Εισάγετε ένα όνομα για το chatbot σας
4
Εισάγετε ένα όνομα χρήστη για το bot
5
Αντιγράψτε το τελευταίο μήνυμα από τον BotFather και επικολλήστε το εδώ
×
×